Modul 2 Laporan Akhir 1
Modul 2 Asynchronous Binary Counter 4 bit dengan 4 J-K flip-flop
2. Hardware [kembali]
![](https://blogger.googleusercontent.com/img/b/R29vZ2xl/AVvXsEhXX2RgvnXiGSjvd5XOlP8FiF_m57lWFAXU3Gyv2AFuO6zBVoiDwPo9pfHpufzxC2a17C2Y7n7axyO0vfs6s4lKPw5QHTlOZ6NB-34D5gSo-uAluczvLYoeZ9-lz_hwf561p-z1uDqU4kQ/s640/PERCOBAAN+1.jpg)
3. Video Praktikum [kembali]
4. Analisa [kembali]
Clock pada rangkaian diatas mempengaruhi input keadaan pertama kepada JK Flip-Flop. Clock digunakan pada Flip Flop untuk mengubah keadaan pada salah satu sisi naik atau turun dari sebuah clock. Pada asynchronous counter, clock berguna untuk mentrigger SR Flip-Flop 1, apabila mendapati sinyal sebelumnya 1 dan setelahnya 0, maka clock akan masuk ke Flip Flop selanjutnya begitu seterusnya sehingga membentuk pola menyerupai urutan biner.
Berdasarkan bentuk timing yang terdapat pada jurnal, untuk output Q yang pertama di pacu oleh nilai pulsa pada clock. setelah itu untuk output Q berikutnya dari flip flop 1 menjadi clock untuk flip-flop 2, sedangkan output Q dari flip-flop 2 menjadi clock untuk flip-flop 3 dan seterusnya. Perubahan pada negatif edge di masing-masing clock flip-flop sebelumnya menyebabkan flip-flop sesudahnya berganti kondisi (toggle), sehingga input-input J dan K di masing-masing flip-flop diberi nilai "1" (sifat toggle dari JK flip-flop). setelah selesai 1 periode sampai pada led terakhir, maka akan di reset kembali dan di mulai dari awal.
5. Link Download [kembali]
File HTML - Download
File Video - Download
Komentar
Posting Komentar